摘要:本文研究了可能适用于片上网络的一些码型,最后选用了几种高效且易实现的码型来设计差错控制电路。考虑到芯片集成度的不断提高,互连线的串扰而造成的传播时延,以及耦合电容引起的功耗,本文另外又采用了一种串扰避免码,并与奇偶校验码相结合,来实现差错控制。通过仿真验证,本文所设计的差错控制电路功能正确。
关键词:片上网络;差错控制;串扰避免码
1.引言
片上网络(Network on Chip,NoC)可以定义为在单一芯片上实现的基于网络通讯的多处理器系统。NoC包括计算和通讯两类节点。计算节点(又称为资源,Resource)完成广义的计算任务,它们既可以是SoC,也可以是各种单一功能的IP;通讯节点(又称交换开关,Switch)负责计算节点之间的数据通讯。通讯节点及其之间的网络称为片上网络(On-Chip Network,OCN),它借鉴了分布式计算机系统的通讯方式,用路由和分组交换技术替代传统的总线技术完成通讯任务。典型的NoC结构示意图如图1所示。
片上网络中可靠与快速往往是一对矛盾。若要求快速,则必然使得每个数据码元所占的时间缩短、波形变窄、能量减少,从而在受到干扰后产生错误的可能性增加,传送信息的可靠性下降。若是要求可靠,则使得传送消息的速率变慢。因此,如何合理地
相关专题:南方护理学报投稿 护理学报 护理学报官网 护理学报网上投稿 南方护理学报官网 南方护理学报网址 护理学报投稿网址 南方护理学报 护理学报杂志 糖尿病并发症 论文发表康桥论文网 教师职称论文